当前位置:   article > 正文

时钟分频_八分频电路波形图

八分频电路波形图

时钟分频器

  • 偶数分频
  • 奇数分频(占空比50%)
  • 非整数分频(占空比也非50%)

本文参考《硬件架构的艺术》,主要介绍偶数分频时钟,计数分频(3,5分频),以及非整数分频(4.5分频)

1、偶数分频

偶数分频比较容易实现。实现一个N分频(N为偶数),每隔N/2个源时钟,分频时钟信号翻转一次。比如N=6时,在计数器等于2时,源时钟上升沿使信号翻转。

 

  1. module even_clk_div#(
  2. parameter N=8
  3. )
  4. (
  5. input sys_clk,
  6. input rst_n,
  7. output reg div_clk
  8. );
  9. //===================================
  10. reg [15:0]clk_cnt;
  11. always@(posedge sys_clk,negedge rst_n)begin
  12. if(~rst_n)
  13. clk_cnt <= 'h0;
  14. else i
声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/Gausst松鼠会/article/detail/206817
推荐阅读
相关标签
  

闽ICP备14008679号