当前位置:   article > 正文

【无标题】Verilog语言实现任意奇偶分频器(奇偶均可实现)_任意分频电路verilog

任意分频电路verilog

一、分频器
FPGA(可编程逻辑门阵列)中,分频器是一种用于将时钟信号的频率降低的电路或模块。它可以根据输入的时钟信号生成一个较低频率的输出时钟信号。

常见的分频器可以按照固定比例来进行分频,例如将输入时钟频率除以2、除以4等。因此,如果输入时钟信号的频率为100 MHz,并且使用一个除以2的分频器,那么输出时钟信号的频率将为50 MHz。这样就可以将高频的时钟信号降低到所需的较低频率,以满足电路设计中对时序和性能的要求。

FPGA中的分频器一般由触发器和计数器组成。触发器用于产生时钟信号的边沿触发,计数器用于对触发器的触发计数,并在达到一定计数值时生成输出时钟信号。通过调整计数器的初值和计数步长,可以实现不同的分频比例。

分频器在FPGA中非常常用,可以在时序控制、数据采样、状态机设计等方面起到重要作用。它可以帮助实现时钟域划分、减少功耗、减小时序延迟等功能。

二、Verilog实现任意倍分频器
2.1、Verilog源码
由于我们无法在一个always块中同时检测时钟的上升沿和下降沿,因此我们需要两个always块分别进行检测。同时博主引进了两个中间时钟信号分别是根据始终上升沿反转的clk_p,以及根据时钟下降沿进行反转的clk_n。

以本题为例,我们设计一个七倍分频器,因此我们需要在数到七个半个系统时钟周期时对输出的clk_out进行信号反转,因此对于计数器,我们只需要计数到7的一半,也就是3。

由于上升沿与下降沿相隔了半个时钟周期,因此我们可以通过对两个中间时钟信号想与从而获得相当于系统时钟周期的七个半个周期时钟信号。

而对于偶数倍分频器,相信已经大家十分熟悉,只需要计数时钟上升沿进行翻转即可

程序如下:(法1,五分频)

  1. *********************************************************************************/
  2. //---------<模块及端口声名>------------------------------------------------------
  3. module 5div#(parameter N = 5)( //分频系数,填入几代表数到几输出的时钟信号就要翻转一次
  4. input wire clk , //系统时钟
  5. input wire rst_n , //系统复位
  6. output wire clk_out //分频时钟
  7. );
  8. reg [N:0] cnt_p ; //时钟上升沿计数寄存器,计满信号反转
  9. reg [N:0] cnt_n ; //时钟下降沿计数寄存器,计满信号反转
  10. reg clk_p ; //对时钟上升沿敏感的时钟信号
  11. reg clk_n ; //对时钟下降沿敏感的时钟信号
  12. //计数器加一条件
  13. wire add_cnt_p ;
  14. wire end_cnt_p ;
  15. wire add_cnt_n ;
  16. wire end_cnt_n ;
  17. //时钟上升沿敏感计数器
  18. always @(posedge clk or negedge rst_n)begin
  19. if(!rst_n)begin
  20. cnt_p <= 1'd0;
  21. end
  22. else if(add_cnt_p)begin
  23. if(end_cnt_p)begin
  24. cnt_p <= 1'd0;
  25. end
  26. else begin
  27. cnt_p <= cnt_p + 1'b1;
  28. end
  29. end
  30. end
  31. assign add_cnt_p = 1'b1;
  32. assign end_cnt_p = add_cnt_p && cnt_p == N - 1'b1;
  33. //对时钟上升沿敏感的信号反转
  34. always@(posedge clk or negedge rst_n)begin
  35. if(!rst_n)begin
  36. clk_p <= 1'b0;
  37. end
  38. else if(cnt_n <= (N >> 1))begin
  39. clk_p <= 1'b1;
  40. end
  41. else begin
  42. clk_p <= 1'b0;
  43. end
  44. end
  45. //时钟下降沿敏感计数器
  46. always @(posedge clk or negedge rst_n)begin
  47. if(!rst_n)begin
  48. cnt_n <= 'd0;
  49. end
  50. else if(add_cnt_n)begin
  51. if(end_cnt_n)begin
  52. cnt_n <= 'd0;
  53. end
  54. else begin
  55. cnt_n <= cnt_n + 1'b1;
  56. end
  57. end
  58. end
  59. assign add_cnt_n = 1'b1;
  60. assign end_cnt_n = add_cnt_n && cnt_n == N - 1'b1;
  61. //对时钟下降沿敏感的输出信号
  62. always@(negedge clk or negedge rst_n)begin
  63. if(!rst_n)begin
  64. clk_n <= 1'b0;
  65. end
  66. else if(cnt_p <= (N >> 1))begin
  67. clk_n <= 1'b1;
  68. end
  69. else begin
  70. clk_n <= 1'b0;
  71. end
  72. end
  73. assign clk_out = (N==1) ? clk_p : N[0] ? (clk_p&clk_n) : clk_p;//在二进制中,奇数的第一位是1,偶数的第一位是0
  74. //N=1的情况,clk不变;N大于1,判断奇数偶数
  75. //偶数的情况直接输出上升沿时的输出时钟
  76. //奇数,则输出clk_p&clk_n;
  77. //N[0]等效于N[0] == 1
  78. endmodule

 测试代

  1. `timescale 1ns/1ns
  2. module tb#(parameter N = 5)();
  3. //激励信号定义
  4. reg clk ;
  5. reg rst_n ;
  6. wire clk_out ;
  7. //模块例化
  8. 5div #(.N(N)) 5div_u(
  9. .clk (clk ),
  10. .rst_n (rst_n ),
  11. .clk_out (clk_out)
  12. );
  13. //产生时钟
  14. always #10 clk = ~clk;
  15. //产生激励
  16. initial begin
  17. clk = 1'b0;
  18. rst_n = 1'b1;
  19. #20;
  20. rst_n = 1'b0;
  21. #20;
  22. rst_n = 1'b1;
  23. #1000;
  24. $stop;
  25. end
  26. endmodule

法二:

1、对端口说明和使用计数器

2、偶数分频器

3、两个奇数倍分频信号,两个奇数倍信号相获得到奇数分频器

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/Monodyee/article/detail/623893
推荐阅读
相关标签
  

闽ICP备14008679号