当前位置:   article > 正文

Vivado中程序固化教程_vivado固化程序

vivado固化程序

一、前言

对于FPGA开发者,都会遇到这样的一种情况,就是下载到板子中的FPGA程序会随着板子掉电而消失再次上电,又要重新编译下载程序。在程序调试阶段还可以接受,但在程序版本固定后使用起来就会非常不方便。这就需要用到固化程序这一操作,就是将FPGA的配置文件烧写到板载Flash中,实现上电自启动。具体固化步骤(纯verilog工程,不涉及SDK)请往下看啦!

二、固化步骤

  1. 正常点击综合,实现,生成比特流,然后点击Tools—>Generate Memory Cinfiguration File。

2、执行步骤1后会出现下图所示界面,然后选择所用的Flash型号、接口,设置生成的mcs文件名及存储位置,勾选"Load bitstream files",并选择bit流文件。然后点击"OK"。

3、给FPGA上电,并使用JATG连接FPGA,点击"Open Target",然后再点击"Add Configuration Memory Device",然后选择所用的flash型号,点击"OK"。。

如果"Add Configuration Memory Device"选项是灰色的,请右击此处,选择"Remove Configuration Memory Device"即可。

出现下图所示对话框,点击"OK"。

再进行如下设置,点击"OK",软件就会开始固化程序,等待完成即可。

注意: 固化完成后,FPGA不会立即运行程序,需要断电重启,此时开发板会自动从flash读取程序并运行。这样以后每次上电都会自动加载并运行这段程序,除非再次固化别的程序!!!

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/不正经/article/detail/489540
推荐阅读
相关标签
  

闽ICP备14008679号