当前位置:   article > 正文

什么是LVDS电平以及和LVPECL的互联_lvpecl电平与lvds电平

lvpecl电平与lvds电平

LVDS(Low-Voltage Differential Signals)一般用于低压差分信号点到点的传输。

它的特点如下:

① 低功耗:LVDS传输的信号摆幅小,差分线上的电流一般不超过2.5~4(4.5)mA,从而功耗低,这一特征也使得它适用于做并行数据传输。

② 低电压:LVDS信号摆幅小,从而使得该结构可以在2.4V的低电压下工作。

③ LVDS输入单端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。

适用信号速率:1.923Gb/s(520ps)

信号摆幅:250-400mV

常见Vodpp=494~908mV,Vidpp=200~1200mV

LVDS电平标准:IEEE Std 1596.3-1996,ANSI/TIA/EIA-644-A-2001

LVDS输出结构在低功耗和速度方面做了优化,电路如图所示,电路差分输出阻抗为100Ω。 

LVDS输入结构如图所示,输入差分阻抗为100Ω,为适应共模电压宽范围内的变化,输入级还包括一个自动电平调整电路,该电路将共模电压调整为一固定值,该电路后面是一个施密特触发器。施密特触发器为防止不稳定,设计有一定的回滞特性,施密特后级是差分放大器。 

 LVDS 和LVDS互联:因为LVDS的输入与输出都是内部匹配好的,所以LVDS间的连接可以直接连接。

LVPECL和LVDS互联(交流耦合):LVPECL到LVDS的交流耦合结构如下图所示,LVPECL的输出端到地需加直流偏置电阻(142Ω到200Ω),同时信号通道上一定要串接33~50Ω电阻,以提供一定衰减,另一方面吸收反射信号。LVDS的输入端到地根据需要决定是否需加5KΩ电阻,以提供近似1.2V的共模电压。 

 LVPECL和LVDS互连 (直流耦合):当负载是50Ω时接到Vcc-2V,LVPECL的输出性能是最优的,因此我们考虑该电阻网络应该与最优负载等效;然后我们还要考虑该电阻网络引入的衰减不应太大,LVPECL输出信号经衰减后仍能落在LVDS的有效输入范围内。注意LVDS的输入差分阻抗为100Ω,或者每个单端到虚拟地为50Ω,该阻抗不提供直流通路,这里意味着LVDS输入交流阻抗与直流阻抗不相等。

LVDS和LVPECL互连 (交流耦合): 

LVDS和LVPECL互连 (直流耦合):LVDS到LVPECL的直流耦合结构如下图所示,该电阻网络完成直流电平的转换、等效阻抗与传输线的匹配。LVDS输出共模电平为1.2V,LVPECL的输入共模电平为Vcc-1.3V。 

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/人工智能uu/article/detail/994224
推荐阅读
相关标签
  

闽ICP备14008679号