当前位置:   article > 正文

FPGA——基于Verilog HDL语言的交通信号灯控制系统_verilog hdl设计丁字形交通灯

verilog hdl设计丁字形交通灯

1、系统设计要求

交通灯控制器用于主干道与支道公路的交叉路口,要求是优先保证主干道的畅通,因此,设计要求如下。

1、平时处于“主干道绿灯,支道红灯”状态,只有在支道有车辆要穿过主干道时,才将交通灯切向“主干道红灯,支道绿灯”,一旦支道无车辆通过路口,交通灯又回到“主干道绿灯,支道红灯”的状态。

2、主干道每次通行的时间不得短于1min,支路每次通行的时间不得长于20s,而这两个状态交换过程中出现“主干道黄灯,支道红灯”和“主干道红灯,支道黄灯”的状态,持续时间都为4s。

2、设计分析

1、用状态机来设计实现交通信号灯的颜色状态。交通信号灯状态可以分成4种,s4:主干道绿灯、支道红灯;s3:主干道黄灯、支道红灯;s2:主干道红灯、支道绿灯;s1:主干道红灯、支道黄灯。状态转移图:

watermark,type_d3F5LXplbmhlaQ,shadow_50,text_Q1NETiBA6ZmI5pum5a2Q44CC,size_20,color_FFFFFF,t_70,g_se,x_16

2、用计数器分频来实现状态之间的切换。当支道无车(因此需要定义一个“支道来车”变量has_car)时,将一直处于s4状态;若主干道绿灯超过1min且支道来车时,切换为s3状态;s3状态持续4s后切换为s2状态;s2状态持续20s后切换为s1状态;支道无车又恢复为s4状态。

3、具体实现过程

1、输入信号有时钟信号clk,使能信号en,支路来车信号has_car。输出信号有主干道信号l_m,支路信号灯l_v,主干道计时器t_m,支路计时器t_v。模块内部信号:表示状态信号state;计数信号count_m、count_v。计数为二位十进制因此用_1表示个位,_2表示十位。

2、信号灯用3位二进制数表示红绿黄三个灯,其中只有1位值为1,另外两个值为0,值为1代表该位灯亮,如100表示为红灯、010表示绿灯、001表示黄灯

3、用二段状态机进行设计。第一段进行状态计数以及状态转移,第二段进行信号灯输出。

第一段:进行状态计数。触发信号为clk、en,触发方式为边沿触发。如果使能信号en为0,则重置计数信号;如果en信号为1,则根据状态信号state进行相应操作。

(1)状态为s4:主干道绿灯、支道红灯。计数器count_m正常每次加1计数,计数器count_v不工作,值为0。如果支路有车,即has_car由0变为1,并且count_m的计数值已经大于60,说明此时已经满足改变信号灯的条件,可以改变信号灯的状态,则状态变为s3,同时给count_m重新赋值4,以便进行下一状态计数。如果不能同时满足上述两个条件,则状态不变。

(2)状态为s3:主干道黄灯、支道红灯。计数器count_m从4开始每次减1,计数器count_v不工作。当count_m为1时,状态变为s2,同时给count_v赋值20。其他情况状态不变。

(3)状态为s2:主干道红灯、支道绿灯。计数器count_v计数从20开始递减。计数器count_m此时不工作,值为0。在此状态下,如果支路汽车通行完毕,即has_car由1变为0,或者count_v计数从20减为1,说明此时已经满足改变信号灯的条件,要改变信号灯的状态,则状态变为s1,同时给count_v赋值4。其他情况状态不变。

(4)状态为s1:主干道红灯、支道黄灯。此状态需要实现倒计时4s,只需count_v从4减为1就改变状态,当count_v为1时,状态变为s4。其他情况状态不变。

第二段:进行信号灯输出。触发信号为state,触发方式为电平触发,根据状态信号state进行相应输出。

(1)状态为s4:主干道绿灯、支道红灯。即输出为:l_m=3'b010; l_v=3'b100

(2)状态为s3:主干道黄灯、支道红灯。即输出为:l_m=3'b001; l_v=3'b100

(3)状态为s2:主干道红灯、支道绿灯。即输出为:l_m=3'b100; l_v=3'b010

(4)状态为s1:主干道红灯、支道黄灯。即输出为:l_m=3'b100; l_v=3'b001

4、最后用assign语句将时钟输出信号和内部计数信号连接。

4、Verilog HDL源码:

  1. module Traffic(clk,en,has_car,l_m,l_v,t_m1,t_m2,t_v1,t_v2);
  2. input clk,en,has_car; //时钟信号1Hz,使能信号,支路来车信号
  3. output reg [2:0]l_m,l_v; //信号灯控制信号
  4. output [3:0]t_m1,t_m2,t_v1,t_v2; //主干道m、支路v计时信号(1为个位,2为十位)
  5. reg [3:0]count_m1,count_m2,count_v1,count_v2; //计数
  6. reg [1:0] state;
  7. parameter s1=2'b00,s2=2'b01,s3=2'b10,s4=2'b11; //定义状态
  8. always@ (posedge clk or negedge en)
  9. begin
  10. if(!en)begin
  11. state<=s4;
  12. count_m1<=4'b0;
  13. count_m2<=4'b0;
  14. count_v1<=4'b0;
  15. count_v2<=4'b0;
  16. end
  17. else case(state)
  18. s4:begin
  19. count_m1<=count_m1+1; //主干道十进制计时
  20. count_v1<=4'b0;
  21. count_v2<=4'b0;
  22. if(count_m1==4'b1001)begin
  23. count_m1<=4'b0;
  24. count_m2<=count_m2+1;
  25. end
  26. if(has_car==1&&count_m2>=4'b0110) begin //判断状态转移条件
  27. state<=s3;
  28. count_m1<=4'b0100;
  29. count_m2<=4'b0;
  30. end
  31. else
  32. state<=s4;
  33. end
  34. s3:begin
  35. count_v1<=4'b0; //主干道4s黄灯倒计时
  36. count_v2<=4'b0;
  37. count_m1<=count_m1-1;
  38. if(count_m1==4'b1) begin
  39. state<=s2;
  40. count_v2<=4'b10;
  41. count_v1<=4'b0;
  42. end
  43. else state<=s3;
  44. end
  45. s2:begin
  46. count_m1<=0; //支路20s绿灯倒计时
  47. count_m2<=0;
  48. count_v1<=count_v1-1;
  49. if(count_v1==4'b0)begin
  50. count_v1<=4'b1001;
  51. count_v2<=count_v2-1;
  52. end
  53. if(has_car==0||(count_v1==4'b1)&&(count_v2==4'b0))begin
  54. state<=s1;
  55. count_v1<=4'b0100;
  56. count_v2<=4'b0;
  57. end
  58. else
  59. state<=s2;
  60. end
  61. s1:begin //支路4s黄灯倒计时
  62. count_m1<=4'b0;
  63. count_m2<=4'b0;
  64. count_v1<=count_v1-1;
  65. if(count_v1==4'b1) state<=s4;
  66. else state<=s1;
  67. end
  68. default:begin l_m<=0;l_v<=0;end
  69. endcase
  70. end
  71. always@ (state)
  72. begin
  73. case(state)
  74. s4:begin
  75. l_m<=3'b010; //G
  76. l_v<=3'b100; //R
  77. end
  78. s3:begin
  79. l_m<=3'b001; //Y
  80. l_v<=3'b100; //R
  81. end
  82. s2:begin
  83. l_m<=3'b100; //R
  84. l_v<=3'b010; //G
  85. end
  86. s1:begin
  87. l_m<=3'b100; //R
  88. l_v<=3'b001; //Y
  89. end
  90. default:begin
  91. l_m<=3'bxxx;
  92. l_v<=3'bxxx;
  93. end
  94. endcase
  95. end
  96. assign t_m1=count_m1;
  97. assign t_m2=count_m2;
  98. assign t_v1=count_v1;
  99. assign t_v2=count_v2;
  100. endmodule

如有错漏之处,敬请指正,不吝赐教。

 

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/凡人多烦事01/article/detail/648761
推荐阅读
相关标签
  

闽ICP备14008679号