当前位置:   article > 正文

利用FFT频谱分析测量频率与幅值_检波后的信号fft后频谱的最高幅值对应频率的两倍

检波后的信号fft后频谱的最高幅值对应频率的两倍

之前做比赛的时候,发现这篇博客的访问量激增,意识到一丝不妙的感觉,就赶紧删除了,今天补一下。

之前幅值的问题也解决了。是我没把输入信号转成有符号信号送到FFT,而是直接将外部信号送入至FFT,虽然频率是对的,但是幅值就出现了很大的问题。
将信号转为有符号信号后,经FFT后得到最大值,然后根据AD的位宽,再转成响应的幅值。
——————————————————————————————————
先放几张仿真图,频谱分辨率分别是1 10 100 1000,输入信号频率是450Hz。我们可以从这几张图中,再次认识到用FFT做频谱分析出现误差的栅栏效应(在我上一篇博客中有详细讲解,当然大多是摘自高西全老师的《数字信号处理》一书)

这里写图片描述
这里写图片描述
这里写图片描述
这里写图片描述
利用FFT测频的思路是寻找最大幅值,确定最大幅值的RAM地址,再根据公式和频谱分辨率相称即可。用FFT测量幅值,我虽然没有做出来,可能是太废,但原理还是比较简单的。寻找到最大值后根据缩放因子进行左移或后移,再除于(N/2)。

module  Mre_Fre(
    input                               clk,
    input                               rst_n,
    input               [1:0]           NumKey1,
    input               [9:0]           Data_In,
    input               [9:0]           WrAddr,
    output              [19:0]      Assignment,//幅值
    output              [31:0]      Fre//频率

);


reg     [9:0]       Fre_reso;//频率分辨率
always @  (posedge clk or negedge rst_n)
    if(!rst_n)
        Fre_reso <= 1'b1;
    else
        case(NumKey1)
            2'd0 :
                Fre_reso <= 1'b1;
            2'd1 :
                Fre_reso <= 4'd10;
            2'd2 :
                Fre_reso <= 7'd100;
            2'd3 :
                Fre_reso <= 10'd1000;
        endcase


//状态锁存      
reg     [9:0]       temp1,temp2,temp3;//寄存器
always @ (posedge clk or negedge rst_n)
    if(!rst_n)
        begin
            temp1 <= 'd0;
            temp2 <= 'd0;
            temp3 <= 'd0;
        end
    else
        begin
            temp1 <= Data_In;
            temp2 <= temp1;
            temp3 <= temp2;
        end




reg     [1:0]           status;//状态
reg     [9:0]           A;//幅值
reg     [31:0]      F;//频率
reg                     Flag;//峰值标志位

always @ (posedge clk or negedge rst_n)
    if(!rst_n)
        begin
            status <= 'd0;
            A <= 'd0;
            F <= 'd0;
            Flag <= 'd0;
        end
    else
        case(status)
            2'd0 :
                if(WrAddr == 10'd1)
                    begin
                        status <= 1'd1;
                        A <= 'd0;
                        F <= 'd0;
                        Flag <= 'd0;
                    end
                else
                    begin
                        Flag <= 'd0;
                        status <= 'd0;
                    end
            2'd1 :
                if(WrAddr <= 10'd512)
                    begin
                        status <= 1'd1;
                        if(temp2 - temp1 > 3'd5 && temp2 > temp3)
                            begin
                                if(temp2 >= A)
                                    begin
                                        F <= WrAddr - 2;//Ram的特性,会有两个地址的延迟。
                                        A <= temp2;
                                    end
                            end
                    end
                else
                    begin
                        Flag <= 1'b1;
                        status <= 'd2;                      
                    end
            2'd2 :
                status <= 'd0;

        endcase

assign  Fre = Flag ? F*Fre_reso : Fre;
assign  Assignment = Flag ? A * 2 : Assignment;

/*
always @ (posedge clk or negedge rst_n)
    if(!rst_`
````

        Fre <= 'd0;
    else if(status == 3'd2)
        Fre <= F*Fre_reso;
    else
        Fre <= Fre;
*/



endmodule
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • 25
  • 26
  • 27
  • 28
  • 29
  • 30
  • 31
  • 32
  • 33
  • 34
  • 35
  • 36
  • 37
  • 38
  • 39
  • 40
  • 41
  • 42
  • 43
  • 44
  • 45
  • 46
  • 47
  • 48
  • 49
  • 50
  • 51
  • 52
  • 53
  • 54
  • 55
  • 56
  • 57
  • 58
  • 59
  • 60
  • 61
  • 62
  • 63
  • 64
  • 65
  • 66
  • 67
  • 68
  • 69
  • 70
  • 71
  • 72
  • 73
  • 74
  • 75
  • 76
  • 77
  • 78
  • 79
  • 80
  • 81
  • 82
  • 83
  • 84
  • 85
  • 86
  • 87
  • 88
  • 89
  • 90
  • 91
  • 92
  • 93
  • 94
  • 95
  • 96
  • 97
  • 98
  • 99
  • 100
  • 101
  • 102
  • 103
  • 104
  • 105
  • 106
  • 107
  • 108
  • 109
  • 110
  • 111
  • 112
  • 113
  • 114
  • 115
  • 116
  • 117
声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/寸_铁/article/detail/948999
推荐阅读
相关标签
  

闽ICP备14008679号