当前位置:   article > 正文

Vivado中vio的使用_vivado使用vio进行复位 没有时钟

vivado使用vio进行复位 没有时钟

参考教程:https://www.cnblogs.com/kingstacker/p/9810704.html

前言
使用场景:在使用In system debug时需要使用按键触发查看相关信号,但不想用板子上的按键。
VIO:Virtual input output,即虚拟IO。
主要用作虚拟IO使用;VIO的输出可以控制模块的输入,VIO的输入可以显示模块的输出值。

连接如下图:
 

假设有一个模块的复位信号,需要由自己控制,则可以使用VIO核进行相关控制;
 
流程
本次需要一个信号的控制,使用VIO核的流程如下所示。
1.例化一个VIO核:VIO的输出对应于模块的输入,此次只需要一个output probe Count

 

 2、设置vio输出端口的位宽与初始值:

3、在代码中插入例化,把VIO的输出口连接到模块的输入。

  1. vio_0 your_instance_name (
  2. .clk(clk), // input wire clk
  3. .probe_out0(probe_out0) // output wire [0 : 0] probe_out0
  4. );

将信号probe_out0连接到模块的输入。

4、正常编译把bit文件和debug(Itx)文件下载到FPGA中。
自动弹出的界面vio中设置信号的值,则此信号就可以实现复位功能了。

注意:将bit文件下载到FPGA中之后,如果使用vio,必须将vio中所有的信号手动初始化,才能触发其它信号,进行数据采集。

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/盐析白兔/article/detail/704340
推荐阅读
相关标签
  

闽ICP备14008679号