当前位置:   article > 正文

简单组合逻辑电路设计(1位全加器设计)_multisim设计全加器

multisim设计全加器

一,设计内容

         通过Multisim软件设计和仿真1位全加器来掌握数字电路设计和仿真的基本方法

二、仿真原理:

       1. 1位全加器的表达式如下:(采用合并0再求反)

       2.其中,A、B分别为两个二进制位,Cin为上一个电路提供的进位信号,Sum为本级电路的输出和,Cout为本级电路产生的进位信号。

        3. 每个加法器由半加器和或门组成。

        4. 或门的输入为半加器的进位C和上一级电路的Cout,输出为本级电路的Cout。

三,设计步骤

       1. 打开Multisim软件,建立新电路图。

       2. 在工具栏中选中“数字”标签,选择适当的引脚数和类型,拖入2个输入引脚和3个输出引脚,以及相应的连接线。

      3. 从左侧工具栏中选中“基本器件”标签,选择74LS138

      4. 设定输入和输出的不同逻辑状态,选择仿真功能,并运行仿真。

      5. 查看仿真结果,检查逻辑表达式是否正确,检查输出是否符合预期。

四,实验电路

五,实验结果

六、仿真结果分析

       运行仿真后,可以观察到1位全加器开始工作结果显示,全加器的输出符合逻辑的真值表,即输入位与输出位之间的逻辑关系正确。通过仿真,我们可以看到一位全加器的输入信号和输出信号之间的关系。通过仿真实验和分析结果,我们可以得出结论:一位全加器能够正确地实现二进制数的相加,并输出正确的结果。

源码

链接:https://pan.baidu.com/s/1gezGIh1tJisdiHHSXumfOA 
提取码:1234 
 

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/笔触狂放9/article/detail/588746
推荐阅读
相关标签
  

闽ICP备14008679号