当前位置:   article > 正文

FPGA开发环境搭建

FPGA开发环境搭建

Quartus II

开发软件、器件库、USB驱动

RTL代码进行编译,并综合布局布线,转换为硬件电路。实现程序下载和固化。

适用Altera公司的FPGA芯片,支持原理图、VHDL、Verilog HDL以及AHDL等多种设计输入形式,内嵌自由的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。

ModelSim

仿真软件

对编写的RTL代码进行仿真验证,验证代码正确性

业内最优秀的HDL语言仿真软件之一,唯一的单内核支持VHDL和Verilog混合仿真的仿真器。采用直接优化的编译技术、tcl/Tk技术、单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP内核,个性化的图形界面和用户接口,加快调错提供强有力手段。SE版本仿真速度更快。

VISIO

程序框图、波形图绘制,方便对模块功能的理解和代码编写

NotePad++

RTL代码的编写

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/繁依Fanyi0/article/detail/681764
推荐阅读
相关标签
  

闽ICP备14008679号