赞
踩
目录
FPGA需要check DDR3引脚分配是否正确。
DDR3建议选用HP bank,HR也可以。K系列以上有HP,A系列只有HR, 没有HP.
DDR4只能用HP bank,貌似因为DCI...
数据位宽在首页选定,可用多个DDR颗粒拼宽度,共用地址控制线,由一个控制器控制。
8个一组,如下图所示,点击默认的Restore Default.
1、system clock 需要借外部时钟,不能使用内部时钟;
差分或no buffer都可以,no buffer需要自己对外部差分时钟做IBUFDS转换。
外部时钟约束要自己手动写在工程的xdc中,而不是IP自带的xdc。
2、对于多个mig,若在器件的同一侧(同一column),则可共用一个外部时钟作为system clock。
3、 reference clock,可以通过内部产生,用于IDELAYCTRL校正phaser。
按地址连续存储,效率较高;随机地址存取效率比较低。
使读写效率降低的主要原因有:同Bank行切换、读写切换、IP核Bank管理方式。
故可采取以下方式提高DDR3带宽利用率:
赞
踩
Copyright © 2003-2013 www.wpsshop.cn 版权所有,并保留所有权利。