赞
踩
Transceiver内部时钟架构如下:
Transceiver内部时钟来源可以是QPLL也可以是自己的CPLL。
其内部TX 和 RX 时钟分频器可以单独从 QPLL 或 CPLL 中选择时钟,允许 TX和 RX 数据通道使用不同的参考时钟输入在异步频率工作。
这个单独二字表明了TX和RX可以独立的选择时钟分频器的时钟来源。
CPLL的 输出输入到 TX 和 RX 时钟分频器模块,控制 PMA 和 PCS 模块使用的串行和并行时钟的生成。如果 TX和 RX 数据通道的运行速率是相同 VCO (压控振荡器)频率的整数倍,则可以在它们之间共享 CPLL。
下图显示了CPLL架构的概念视图:
其工作原理是:
输入时钟在进入相位频率检测器之前可以被除以M的系数。 反馈分频器N1和N2决定了VCO的 乘法比率 和CPLL的输出频率。锁定指示块比较参考时钟和VCO反馈时钟的频率,以确定是否已实现频率锁定。(建议这段话配合下面的公式一起理解)
GTX收发器中的CPLL的额定工作范围在1.6 GHz至 3.3 GHz。GTH收发器中的CPLL的标称工作范围为 1.6 GHz至5.16 GHz。7系列FPGAs Transceiver Wizard根据应用要求选择适当的CPLL设置。
下面两个公式决定了PLL时钟输出频率以及transceiver的线速率:
Copyright © 2003-2013 www.wpsshop.cn 版权所有,并保留所有权利。