赞
踩
1 概述
基于Vivado的板级调试介绍,可以参考文档《玩转Zynq-基础篇:基于Vivado的在线板级调试概述.pdf》。这里我们以zstar_ex55工程为例,对FPGA的Virtual IO(简称VIO)使用进行介绍和实战操练。
2 探测阶段
识别出VIO的待探测信号如图所示,对于VIO而言,reg_rdtest是我们要写入到axi_gp_data.v模块的信号;reg_second则是我们从axi_gp_data.v模块读出的数据。换句话说,如果我们要使用VIO探测这些信号,reg_rdtest就是我们要从VIO中产生的信号(VIO的output);reg_second就是我们在VIO上显示的信号(VIO的input)。
如图所示,在IP Catalog中点击Debug & Verification --> Debug --> VIO(Virtual Input/Output)开启VIO的IP核配置页面。
Copyright © 2003-2013 www.wpsshop.cn 版权所有,并保留所有权利。