赞
踩
参考文章: ug476 7 Series FPGAs GTX/GTH Transceivers官方手册
TX interface 是 用户侧 连接到GTX/GTH transmitter TX datapath的**”网关“**,用户程序通过采样TXUSRCLK2时钟的上升沿将数据写入到GTX/GTH transmitter 的 TXDATA端口中,TXDATA 端口的宽度可以配置为2,4,8 Byte 宽度,该端口宽度的配置取决于TX_DATA_WIDTH、TX_INT_DATAWIDTH和 TX8B10BEN端口配置,端口宽度可以是16、20、32、40、64和 80 bits.
TXUSRCLK2 并行时钟的速率有 TX的线速率、TXDATA 端口的宽度以及是否启用8B/10B编码来决定。transmitter 的 PCS 层中还必须提供第二个并行时钟 TXUSRCLK2,下面会说明TXUSRCLK2 、TXUSRCLK是如何被驱动和使用的限制和约束。当TX DATA的宽度为8 byte时transmitter的数据速率最高,需要用一个指定操作范围内的TXUSRCLK2 速率来实现。
Copyright © 2003-2013 www.wpsshop.cn 版权所有,并保留所有权利。