当前位置:   article > 正文

FPGA数字信号处理之乘法器_zynq乘法器

zynq乘法器


本文主要介绍FPGA如何实现有符号定点小数的乘法运算,system generator实际上是simulink,它是一款做FPGA数字信号处理的软件,可实现simulink仿真到FPGA的代码生成。这里主要介绍定点小数乘法的代码,当然仿真与IP核都是一种手段。之后会陆续介绍FPGA数字处理或电机控制方面的内容~~
首先,提一个问题,y = 3 \sqrt{3} 3 / 2 * 200 * sin(2 * π \pi π * 50 * t+ π \pi π / 2)这个数学表达式如何用verliog硬件描述,如果你已经会了,下文就可以忽略了!

软、硬件配置

1,zynq 7010
2,vivado 2017.4
3,matlab 2017a

system generator仿真

用system generator 搭起该表达式的仿真,简单介绍一下仿真搭建的流程。
在这里插入图片描述
元件查找路径及名称:
library browser -> xilinx blockset -> basic elements -> system generator、gateway out、counter
library browser -> xilinx blockset -> math -> cmult
library browser -> xilinx blockset -> memory-> rom
library browser -> simulink -> commonly used blocks-> scope

rom存储器实现正弦输入

rom的配置有计数器counter和rom(alpha)
一ÿ

声明:本文内容由网友自发贡献,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:【wpsshop博客】
推荐阅读
相关标签
  

闽ICP备14008679号