当前位置:   article > 正文

I2S 相关参数 LRCLK BCLK MCLK_i2s mclk

i2s mclk

位宽

位宽是采样精度,就是使用几位二进制数表示采样数据。比如,位宽 16,代表用 16 位二进制数表示采样到的数据,可表示范围:
0  到  ( 2 16 − 1 ) 0\ 到\ (2^{16} - 1) 0  (2161)

LRCLK

LRCLK 是帧时钟,即采样率,一个周期采样一次数据。用于标志声道,高电平时传输一个声道的数据,低电平时传输另一个声道的数据。
常说的 44.1KHz、48KHz 就是 LRCLK
常说的 128fs、256fs 中的 fs 指的也是采样率 sampling frequency

BCLK

BCLK 是位时钟,一个周期传输一位音频数据。有时也被叫做 SCLK,串行时钟
时钟频率 = 采样率 x 位宽 x 声道数
如 采样率 48000,位宽 16 位,2 声道 时,BCLK = 48000 x 16 x 2 = 1.536M

MCLK

主时钟,也叫系统时钟。一般是采样率的整数倍,具体根据 CPU 和 CODEC 能力来决定,看能不能产生合适的时钟。
常见的 256 fs,假如采样率为 48000,则 MCLK = 48000 x 256 = 12.288M

主从与时钟方向

I2S 的主从决定时钟方向。
一般 LRCLK 和 BCLK 由 I2S Master 输出,I2S Slave 接收。有些 CODEC 也允许 Master/Slave 混合, LRCLK 和 BCLK 可以一个做输入,一个做输出,但是一般不这样用。

MCLK 是为了系统间能够更好地同步,并不是必要的。具体看相关芯片说明,有的 CODEC 芯片甚至要求必须一直有 MCLK,才能工作。

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/从前慢现在也慢/article/detail/976429
推荐阅读
相关标签
  

闽ICP备14008679号