赞
踩
学习FPGA,我学的是野火的,但有一些问题我也会参考正点原子。下面是我学习时害怕忘记随手记得。来自正点原子。
首先打开Quartus软件,然后新建一个工程,在新建工程的时候,我们可以通过创建工程向导的方式来创建工程;工程建立完成后,我们需要新建一个Verilog顶层文件,然后我们将设计的代码输入到新建的Verilog顶层文件中,并对工程进行配置;接下来我们就可以对设计文件进行分析与综合了,此时Quartus软件会检查代码,如果代码出现语法错误,那么 Quartus软件将会给出相关错误提示,如果代码语法正确,Quartus软件将会显示编译完成;工程编译完成后,我们还需要给工程分配引脚,引脚分配完成后,接下来就开始编译整个工程了;在编译过程中,Quartus软件会重新检查代码,如果代码及其它配置都正确后,Quartus软件会生成一个用于下载至FPGA芯片的.sof文件。最后,我们通过下载工具将编译生成的.sof文件下载至开发板,完成整个开发流程。
在这里,我们只是简单的介绍了一下上述的流程图,让大家有个大致的了解,接下来我们就以流水灯实验的工程为例,对每个流程进行详细的操作演示,一步步、手把手带领大家学习使用Quartus II软件。新建工程
在创建工程之前,新建一个文件夹用于存放自己的Quartus工程,这个工程目录的路径名应该只有字母、数字和下划线,以字母为首字符,且不要包含中文和其它符号。
我们在电脑的E盘Verilog文件夹中创建一个文件,来存放实验的工程,工程文件夹的命名要能反映出工程实现的功能。在文件夹下创建4个子文件夹,分别命名为:doc、par、rtl和sim。doc文件夹用于存放项目相关的文档,par文件夹用于存放Quartus软件的工程文件,rtl文件夹用于存放源代码,sim文件夹用于存放项目的仿真文件。
Copyright © 2003-2013 www.wpsshop.cn 版权所有,并保留所有权利。