当前位置:   article > 正文

用FPGA收发器(SERDES)编解码HDMI_fpga serdes

fpga serdes

简介

HDMI标准在今天变得非常流行;我们可以看到,几乎所有新用户的高清设备都内置了这种接口。本文介绍了如何采用FPGA的SERDES及VHDL模块,建立在不同HDMI分辨率(480p、720p、1080p、1080i)之间自动切换的HDMI编解码器。还将涉PCS写入模块,通过SCI总线写入PCS寄存器,以更改SERDES参数。

 

本文将详细介绍以下主题:

  • 电气考虑
  • 使用什么PCS逻辑
  • 软双字节对齐逻辑
  • 在分辨率和 PCS 寄存器设置之间切换
  • 使用 SCI 总线针对不同的数据传输速率调整 CDR 和 TxPLL
  • 通电和正确的复位顺序

电气兼容性

 按以下三个主要部分进行兼容性检查:

  • 电气兼容性
  • Tx 和 Rx 的眼图兼容性
  • 用于 Tx 和 Rx 的引脚阻抗

 

结论是,

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/代码探险家/article/detail/873010
推荐阅读
相关标签
  

闽ICP备14008679号