当前位置:   article > 正文

vivado工程板级调试调用ISE的chipscope软件查看波形_chipscope中设置观察模拟波形

chipscope中设置观察模拟波形

转载自https://www.cnblogs.com/hcr1995/p/9929359.html

Vivado如何使用Chipscope

Vivado作为新的设计工具,并没有集成Chipscope,取而代之的是新的debug工具:hardware debug。后者的优势是可以与SDK联合调试,软硬件协同开发时非常有用,但其无法实时持续的观测信号的变化,且从目前2013.4的版本反应的无法抓取非顶层文件信号的问题(大量时序错误)对设计开发非常不便。

通过对Chipscope工作原理的分析,应该可以通过间接的方式在VIVADO工程中使用,经过上板测试,确实可以做到,下面是实现的步骤:

1、  Synthesis后点击Open Synthesized Design,完成后点击File原工程综合后导出netlist(.edn)和constraint(.xdc);

注:导xdc要勾选上所有引脚

2、  打开Chipscope的Core Insert软件,将step1中的netlist作为输入,指定输出文件名及路径;

注:导入的是顶层.edn文件,其他ip核的edn文件不用加上去。输出文件为顶层的.ngo。

3、  Chipscope随后自动加载step2的netlist,按照需求添加信号,方法与ISE调用时相同;

4、  点击Chipscope界面里的insert按键,生成携带ILA核的netlist文件;

注:这一步后会生成xdc文件,可以通过点击保存按钮生成cdc文件。

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/凡人多烦事01/article/detail/628572
推荐阅读
相关标签
  

闽ICP备14008679号