当前位置:   article > 正文

Xilinx FPGA 原语解析(一):IBUFDS_GTE3 差分时钟输入缓冲器

Xilinx FPGA 原语解析(一):IBUFDS_GTE3 差分时钟输入缓冲器

目录

1.使用说明

2.实例化代码

3.参数解释

4.端口连接


1.使用说明


        IBUFDS_GTE3 是Xilinx FPGA 中用于高速接口的差分时钟信号输入缓冲器。
        BUFDS_GTEx,x=2/3/4(不同系列的FPGA x的值不同),其中UltraScale使IBUFDS_GTE3作为GTY bank的差分缓冲器,用于高速BANK(GTY BANK)的两路参考时钟输入。


2.实例化代码


        打开Vivado左侧导航栏中的"Language Templates",搜索“IBUFDS_GTE3”,找到可直接调用的原语模块实例化代码

下面是 IBUFDS_GTE3 实例化的一个例子:

  1. //差分时钟输入缓冲
  2. IBUFDS_GTE3 #(
  3. .REFCLK_EN_TX_PATH(1'b0), // Refer to Transceiver User Guide
  4. .REFCLK_HROW_CK_SEL(2'b00), // Refer to Transceiver User Guide
  5. .REFCLK_ICNTL_RX(2'b00) // Refer to Transceiver User Guide
  6. )
  7. IBUFDS_GTE3_inst (
  8. .O(ref_clk), // 1-bit output: Refer to Transceiver User Guide
  9. .ODIV2(), // 1-bit output: Refer to Transceiver User Guide
  10. .CEB(1'b0), // 1-bit input: Refer to Transceiver User Guide
  11. .I(ref_clk_p), // 1-bit input: Refer to Transceiver User Guide
  12. .IB(ref_clk_n) // 1-bit input: Refer to Transceiver User Guide
  13. );

3.参数解释


  1. .REFCLK_EN_TX_PATH(1'b0):该参数控制TX路径参考时钟的使能状态。这里设为 1'b0,表示禁用TX路径参考时钟。

  2. .REFCLK_HROW_CK_SEL(2'b00):该参数选择高性能行时钟。值 2'b00 通常表示默认选择,即未选择特定的替代行时钟。

  3. .REFCLK_ICNTL_RX(2'b00):该参数配置RX时钟输入控制。值 2'b00 表示默认的控制设置。


4.端口连接


  • .O(ref_clk):输出端口,提供缓冲后的差分时钟输出。
  • .ODIV2():输出端口,提供输入时钟的二分频版本。实例中未连接信号线。
  • .CEB(1'b0):时钟使能输入端口。低电平有效,1'b0 表示时钟使能被激活(使能)。
  • .I(ref_clk_p):正向差分时钟输入。
  • .IB(ref_clk_n):负向差分时钟输入。
声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/在线问答5/article/detail/931682
推荐阅读
相关标签
  

闽ICP备14008679号