当前位置:   article > 正文

[第七届集创赛]紫光同创杯--部分讲解

紫光同创杯

准备开始更新
紫光的赛题大家可以去官网看看,主要是FPGA实现多路视频采集和PC端跑神经网络识别。
FPGA采集多路视频后还需要对视频进行缩放,拼接。然后通过PCIE传输到PC端上。
首先我将讲解一下其中的一部分。(码字中)
并不是想拖更,因为最近在做FPGA创新设计大赛,同时做了高云和紫光两题,差不多要完成了。再稍等一会,即将补充更新。
紫光的赛题是视频采集以及AI加速
首先讲一下视频采集部分,本次是有四路视频原输入,双目摄像头、HDMI输入、以太网以及光纤。这里光纤是充当一个回环作用,把视频数据经过光纤发送再连接到另一个光纤接收然后重新输出视频数据。
这里重点讲一下大家比较关心的缩放和拼接,也是这个项目的核心内容。

缩放模块

缩放在FPGA用两种比较常用的方法,一种是临近插值,另一种是双线性插值。后者消耗的资源较多,在初赛时,本人是使用双线性插值,由于资源消耗过多,且比赛项目其实不是对视频细节要求很高,最终还是选择了临近插值。
这里先讲解一下双线性插值如何在FPGA上实现。这里先讲一下双线性插值的原理。(后续更新)

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/小丑西瓜9/article/detail/396391
推荐阅读
相关标签
  

闽ICP备14008679号