当前位置:   article > 正文

集成逻辑分析仪(ILA)简述_ila的trigger out port

ila的trigger out port

来源:网址 关键字:PG172 - Integrated Logic Analyzer v6.2 Product Guide (v6.2)
产品手册PG172 October 5, 2016

一、概述
可定制的集成逻辑分析仪(ILA)IP内核,可用于监视电路设计的内部信号。 ILA内核包括现代逻辑分析仪的许多高级功能,包括布尔触发方程式和边沿触发。由于ILA内核与要监视的设计同步,因此,应用于您的设计的所有设计时钟约束也应当用于ILA内核的组件。

在这里插入图片描述
特性:
1.用户可选的探针端口数量和探针宽度
2.多个探针端口,可以由一个触发条件触发
3.ILA IP内核上的AXI接口,用于调试系统中的AXI IP内核

FPGA设计中的信号连接到ILA内核时钟和探针输入(图1-1)。这些连接到探头输入的信号以我们给定的速度进行采样,并使用片上Block RAM(BRAM)存储。 可指定探针的数量,trace 采样深度以及每个探针输入的宽度。 与ILA内核的通信是使用自动实例化的调试内核集线器(debug core hub)进行的,该集线器连接到

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/小蓝xlanll/article/detail/692147
推荐阅读
相关标签
  

闽ICP备14008679号