赞
踩
同步计数器是指计数器中的各触发器的时钟脉冲输入端连接在一起,接到输入的计数脉冲的CP端,所以各触发器在同一时钟脉冲的作用下,其翻转是同步进行的。
下面是一个用JK触发器构造的4位同步二进制加计数器:
由图可知:
所以电路的输出方程即进位为:
注意:
①. 上述方程均在CP下降沿有效。
②. 计数前应清零,清零后每当输入一个脉冲,计数器将按加1规律变化。
74LS74的引脚中:
输入端:1D、2D
时钟输入端:1CLK、2CLK
直接置位端(低电平有效):1PRN、2PRN
直接复位端(低电平有效):1CLRN、2CLRN
输出端:1Q、1QN、2Q、2QN
①. 计数器清零时,数码管的值为0。
②. 当时钟脉冲到达时,计数器的值递增。
③. 当计数器的值达到最大也就是3时,它将从0重新开始计数。
通过74LS112作为搭建平台,我们成功地实现了一个2位同步二进制加计数器。实验结果表明,计数器能按照预期进行计数。
①. 在开始时,环形计数器为初始值。
②. 当时钟脉冲到达时,数据会按照时钟脉冲的触发进行移位,也就是数据从第一个74LS74移位到第二个74LS74,第一个74LS74的Q输出变为新的数据,第二个74LS74的Q输出也变为新的数据。
通过使用Quartus II设计工具,我们成功地用74LS74设计了一个单向移位寄存器。实验结果表明,数据会按照时钟脉冲的触发进行移位,符合预期行为。
①. 在开始时,环形计数器为初始值。
②. 当时钟脉冲到达时,数据会按照时钟脉冲的触发进行移位,也就是数据从第一个74LS74移位到第二个74LS74,第一个74LS74的Q输出变为新的数据,第二个74LS74的Q输出也变为新的数据。
③. 当移动到最高位后,环形计数器将返回到初始值,形成一个循环。
通过使用Quartus II设计工具,我们成功地用74LS74设计了一个环形计数器。实验结果表明,数据会按照时钟脉冲的触发进行移位并循环,符合预期行为。
3位同步二进制加计数器电路图:
3位同步二进制减计数器电路图:
答:在构成单向移位寄存器的基础上,只需要改变左移、右移的控制信号即可以实现双向移位。
Copyright © 2003-2013 www.wpsshop.cn 版权所有,并保留所有权利。