赞
踩
FPGA I/O 约束
1.1 概述 在高速系统中FPGA时序约束不止包括内部时钟约束,还应包括完整的IO时序约束和时序例外约束才能实现PCB板级的时序收敛。因此,FPGA时序约束中IO口时序约束也是一个重点。只有约束正确才能在高速情况下保证FPGA和外部器件通信正确。
1.2 FPGA整体概念 由于IO口时序约束分析是针对于电路板整个系统进行时序分析,所以FPGA需要作为一个整体分析,其中包括FPGA的建立时间、保持时间以及传输延时。传统的建立时间、保持时间以及传输延时都是针对寄存器形式的分析。但是针对整个系统FPGA的建立时间保持时间可以简化。
图1.1 FPGA整体时序图
图1.2 FPGA系统参数
图1.3 FPGA数据输入模型
图1.4 外部器件和FPGA接口时序
图1.5 FPGA输出时钟模型
图1.6 FPGA输出延时模型
图1.7 FPGA输出延时
图1.8 FPGA提供时钟模型
Copyright © 2003-2013 www.wpsshop.cn 版权所有,并保留所有权利。