当前位置:   article > 正文

Xilinx高速转发接口基本知识_xilinx gt quad location

xilinx gt quad location

Xilinx高速转发接口基本知识


本文主要介绍串行高速收发器的一些基本概念,为后续使用Aurora和CMAC IP打好基础。

1 基本概念

随着数据中心的网络带宽需求不断增加,为实现大容量交换机与高速率通信设备之间的高效数据传输,高速接口的理解和使用变得非常重要。Gigabit Transceiver千兆比特收发器广泛应用在高速串行接口的数据收发中,在Xilinx A7系列芯片中叫GTP、在K7系列叫GTX、在V7系列叫GTH、在Ultra系列叫GTY或GTM,对于不同速度等级的高速通信的物理接口,原理基本一致。

2 收发器结构

对于每一个串行高速收发器,其分为两个子层:PCS(物理编码子层)和PMA(物理媒体连接子层)。PCS 层主要进行数据编解码以及多通道的处理;PMA 层主要进行串并、并串转换,预加重、去加重,串行数据的发送、数据时钟的提取。可以使用IBERT IP核对接口进行回环测试,确定该接口是否可以正常使用。GT接口发送端处理流程:首先用户逻辑数据经过编码后,进入一个发送缓存区,该缓冲区主要是PMA子层和PCS子层两个时钟域的时钟隔离,解决两者时钟速率匹配和相位差异的问题,最后经过高速Serdes进行并串转换,接收端和发送端过程相反。
在这里插入图片描述

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/我家小花儿/article/detail/586033
推荐阅读
相关标签
  

闽ICP备14008679号