当前位置:   article > 正文

2021大疆笔试_网表仿真不能发现实现约束的问题

网表仿真不能发现实现约束的问题

单选题

1、FPGA是基于查找表结构的可编程逻辑器件

FPGA中有两种可调用的存储资源

基于SRAM的FPGA器件,每次上电后必须重新进行配置

XC7A50T是FPGA芯片

5、关于网表仿真,一下哪一项是正确的?B

A、网表仿真的速度比RTL仿真的速度更快

B、网表仿真不能发现实现约束的问题

C、网表仿真可以发现电路设计中的异步问题

D、为了保证芯片的正常工作,即使在时间和资源紧张的情况下,也需要将所有RTL仿真用例都进行网表仿真并且确保通过 

8、以太网MAC IP接收UDP数据包,MAC层数据包长度为1200,那么UDP length是多少?

这题不会

9、CNN网络的,也不会

10、关于验证,一下哪一项是错误的?C

A、Verilog、SystemVerilog、SystemC都是验证常用的硬件语言

B、SystemVerilog具有面向对象语言的特性,而Verilog没有

C、验证平台使用checker组件检测DUT的行为

D、UVM是一个以SystemVerilog类库为主体的验证平台开发框架

对于验证,各设计语言的特点分别如下:

(1) Verilog:主要针对设计,在验证方面最大的问题是功能模块化和激励随机化。

(2) SystemC:主要针对算法开发,SystemC本质上是一个C++库,缺点是管理内存,避免内存泄露。

(3) SystemVerilog: 具有面向对象的特性:封装、继承和多态。对于验证,SystemVerilog语言提供了功能覆盖率、约束等特点,与Verilog兼容。

<
声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/酷酷是懒虫/article/detail/998570
推荐阅读
相关标签
  

闽ICP备14008679号