当前位置:   article > 正文

Quartus-II 半加器的设计_半加器设计

半加器设计

下面的设计均采用Quartus-II 16.0软件,因为版本大于9.0,所以仿真要使用外部软件。我使用的是modelsim来做的仿真,包括时序仿真和功能仿真。

一、实验原理

半加器的设计由两个基本逻辑门元件组成,包括与门和逻辑门。

半加器的逻辑表述为:SO = A ⊕B; CO = A ● B;

就是SO等于A异或B,CO等于A与B。其中SO是和值端口,CO是进位端口,A、B是数据输入端口。

二、建立工程

在设计原理图输入法之前,先讲讲如何新建一个工程。

第一步:打开Quartus软件。

第二步:点击New Project Wizard -> next.

第三步:选择工程文件的存放位置,输入工程名 -> next -> next。


第四步:在family栏选择芯片型号-Cyclone IV E,在Name栏选择EP4CE115F29C7,选择完之后点击next。

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/从前慢现在也慢/article/detail/577552
推荐阅读
相关标签
  

闽ICP备14008679号