赞
踩
针对大规模FPGA程序,保证PCIe逻辑从flash加载到FPGA中的时间满足PCIe协议的120ms启动要求,Xilinx提供了Tandem PROM的解决方案。
串联PROM(Tandem PROM)解决方案将比特流分成两个部分,这两个部分都从板载本地配置存储器(通常是任何PROM或闪存设备)加载。位流的第一部分配置设计的PCI Express部分,第二部分配置FPGA的其余部分。虽然设计被视为有两个独特的阶段,如图所示,但最终的比特文件是单一的,包含了第一步和第二步这两个阶段。
基于7系列的FPGA实现PCIe的Tandem PROM需要使用7 Series Integrated Block for PCI Express IP核,XDMA IP配置中暂不支持,Ultrascale+系列的XDMA IP也提供了对Tandem PROM的支持。
针对7 Series Integrated Block for PCI Express 实现Tandem PROM功能需要先在Basic页面下选择Tandem PROM,其他选项根据应用需要配置相应的link速度和Lane宽度。
之后生成IP&#
Copyright © 2003-2013 www.wpsshop.cn 版权所有,并保留所有权利。