当前位置:   article > 正文

4-1 Verilog 4位移位寄存器的设计与实现_fpga一个四位串入并出移位寄存器

fpga一个四位串入并出移位寄存器

使用工具:Xilinx ISE 14.7


移位寄存器,不但可以寄存数码,还可以在脉冲信号的作用下,寄存数码可以根据需求发生偏移。在本次设计中使用分频信号来充当脉冲信号,控制在人眼可视范围内(始终频率低于10Hz)寄存自动发生发生偏移,代码如下:

module Design_Code(
<span style="white-space:pre">	</span>input clk,<span style="white-space:pre">	</span>//input by "V10"
<span style="white-space:pre">	</span>input clr,
<span style="white-space:pre">	</span>input data,
<span style="white-space:pre">	</span>output reg [3:0] out
    );
<span style="white-space:pre">	</span> 
reg [26:0] c;
assign mclk = c[5];<sp
声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/笔触狂放9/article/detail/896730
推荐阅读
相关标签
  

闽ICP备14008679号