赞
踩
Xilinx® 7 系列 FPGA 中的 Block RAM 可存储高达 36 Kb 的数据,并且可配置为两个独立的 18 Kb RAM 或一个 36 Kb RAM。每个 36 Kb Block RAM 可配置为 64K x 1(与相邻 36 Kb Block RAM 级联时)、32K x 1、16K x 2、8K x 4、4K x 9、2K x 18、1K x 36 或简单双端口模式下为 512 x 72。每个 18 Kb Block RAM 可在简单双端口模式下配置为 16K x 1、8K x2、4K x 4、2K x 9、1K x 18 或 512 x 36。
有计划地利用BRAM资源,防止造成资源的浪费。例如,要求使用RAM对64通道的ADC采样数据进行分通道的乒乓存储(单侧点数为8),一种方法是各个通道都分配一个BRAM,深度为16位宽为16,则需要18kb的BRAM共64个;但如果我们使用深度为16 * 64位宽为16的BRAM并通过地址对RAM分区,就只需要一个18kb的BRAM,大大节省了存储空间。
Copyright © 2003-2013 www.wpsshop.cn 版权所有,并保留所有权利。