赞
踩
用Verilog HDL和VHDL;
Verilog HDL和VHDL都是用于逻辑设计的硬件描述语言,并且都已成为IEEE标准。
VHDL是在1987年成为IEEE标准,Verilog HDL则在1995年才正式成为IEEE标准。
之所以VHDL比Verilog HDL早成为IEEE标准,这是因为VHDL是美国军方组织开发的,而Verilog HDL 则是从一个普通的民间公司的私有财产转化而来,基于Verilog HDL的优越性,才成为的IEEE标准,因而有更强的生命力。
VHDL 其英文全名为VHSIC Hardware Description Language,而VHSIC则是Very High Speed Integerated Circuit的缩写词,意为甚高速集成电路,故VHDL其准确的中文译名为甚高速集成电路的硬件描述语言。
Verilog HDL和VHDL作为描述硬件电路设计的语言,其共同的特点在于:
能形式化地抽象表示电路的结构和行为、支持逻辑设计中层次与领域的描述、可借用高级语言的精巧结构来简化电路的描述、具有电路仿真与验证机制以保证设计的正确性、支持电路描述由高层到低层的综合转换、硬件描述与实现工艺无关(有关工艺参数可通过语言提供的属性包括进去)、便于文档管理、易于理解和设计重用。
但是Verilog HDL和VHDL又各有其自己的特点。
由于Verilog HDL早在1983年就已推出,至今已有十三年的应用历史,因而Verilog HDL拥有更广泛的设计群体,成熟的资源也远比VHDL丰富。
与VHDL相比VerilogHDL的最大优点是:它是一种非常容易掌握的硬件描述语言,只要有C语言的编程基础,通过二十学时的学习,再加上一段实际操作,一般同学可在二至三个月内掌握这种设计技术。
而掌握VHDL设计技术就比较困难,这是因为VHDL不很直观,需要有Ada编程基础,一般认为至少需要半年以上的专业培训和学习,才能掌握VHDL的基本设计技术。
目前版本的Verilog HDL和VHDL在行为级抽象建模的覆盖范围方面也有所不同,一般认为Verilog HDL在系统级抽象方面比VHDL略差一些,而在门级开关电路描述方面比VHDL强得多。
个人建议小白入门时首选Verilog HDL,
1是因为容易学习掌握,
2是因为市场占有率高,多数企业用的都是Verilog HDL,所以找工作容易。
3是因为VHDL可以作为进阶学习,不太适合新人。
这里有一个入口:Verilog学习资料和fpga学习指导
Copyright © 2003-2013 www.wpsshop.cn 版权所有,并保留所有权利。