当前位置:   article > 正文

FPGA 的I/O BANK介绍_fpga读不到对端编号bank

fpga读不到对端编号bank
一般fpga都分为若干个bank
例如xilinx的高端fpga,能分为22甚至更多个bank
这么做主要是为了提高灵活性
因为fpga的io支持2.5V 3.3v等等种类电平输入输出
为了获得这些IO电平,就需要在对应bank的供电引脚输入对应的电源电压
这样在一些复杂的系统中非常实用,例如cpu + fpga的系统中,cpu的io电压一般是2.5v
而很多其他ic都是3.3V,就可以使用fpga控制3.3v的ic,而与cpu通讯使用2.5V电平
这样就节省了很多总线转换器
追问
那是不是可以这样理解:同一个FPGA中,给有的bank用3.3V电源电压,这个bank的IO脚就支持3.3V的电平,给别的bank用2.5V电源电压,这个bank的IO脚就支持2.5V的电平?
追答
bingo,你理解对了
声明:本文内容由网友自发贡献,转载请注明出处:【wpsshop博客】
推荐阅读
相关标签
  

闽ICP备14008679号