当前位置:   article > 正文

CLK_CFG_AD9516时钟芯片(配置代码使用说明)_ad9516 fpga 配置

ad9516 fpga 配置

1 概述

本文用于讲解CLK_CFG_AD9516例程配置代码的使用说明,方便使用者快速上手。

2 例程功能

本例程 是采用verilog hdl编写,实现AD9516时钟芯片的配置,可根据使用例程修改项目需要的时钟配置,可直接使用。
具体的芯片介绍这里不做详细介绍,若需了解请自行查找资料。

3 例程端口

在这里插入图片描述

ip的端口如上图所示,说明如下表所示:
表 1 端口说明表
序号 端口名 功能说明 备注

  1.  clk	时钟,如10MHZ	
    
    • 1
  2.  clk10m45	时钟,如10MHZ,但相位相对于clk偏差45°	
    
    • 1
  3.  rst_n	复位,低电平有效	
    
    • 1
  4.  ad9516_locked	锁定判定信号	
    
    • 1
  5.  inner_clk_en	时钟配置选择使能	默认为0x00
    
    • 1
  6.  AD9516_LD	连接Ad9516的引脚	
    
    • 1
  7.  AD9516_SDO	连接Ad9516的引脚	
    
    • 1
  8.  AD9516_SDIO	连接Ad9516的引脚	芯片配置引脚
    
    • 1
  9.  AD9516_SCLK	连接Ad9516的引脚	
    
    • 1
  10. AD9516_CS_N	连接Ad9516的引脚	
    
    • 1
  11. AD9516_PD	连接Ad9516的引脚	
    
    • 1
  12. AD9516_RESET	连接Ad9516的引脚	
    
    • 1
  13. AD9516_SYNC	连接Ad9516的引脚	一般不使用
    
    • 1

4 数据时序

AD9516的配置模块时序是常规的SPI时序,这里就不做详细的介绍了,感兴趣的可以看手册学习。
在这里插入图片描述

5 注意事项

1) clk_10m与clk10m45两个时钟的频率一样,但相位相差45°,如下图所示;
在这里插入图片描述

2)clk的时钟可以不是10Mhz,但不能大于25MHZ(AD9516芯片的sclk的最大速率);
3)在fpga工程中将没有使用的pin拉高约束,如在xdc中设置如下约束;
在这里插入图片描述

6 调用例程

6.1 直接调用例程
1)端口例化如下图所示:
在这里插入图片描述

2)上板之后测试情况看到ld 为高说明初始化完成,同时可以看到AD9516的led指示灯为亮,如下图所示:

在这里插入图片描述
在这里插入图片描述

6.2 修改时钟配置输出例程
1) 打开AD9516的配置软件,选择对应的型号,本例程是AD9516-1,如下所示:
在这里插入图片描述

2) Load 例程配置:
在这里插入图片描述
在这里插入图片描述

3) 根据运用修改时钟输出:
在这里插入图片描述

4) 导出配置:
在这里插入图片描述

5) 将导出的值写到例程代码“ad9516_config”的对应位置:
在这里插入图片描述

6.3 例程平台:
1) 硬件平台:xc7z100ffg900-2
2) FPGA开发平台:vivado2018.3

7附录(代码以及寄存器)

AD9516-cfg-demo(verilog hdl编写的FPGA驱动AD9516时钟芯片的案例代码

reg_ad9516.stp (配置寄存器)

AD9516/AD9517时钟芯片寄存器参数配置说明

[AD9516_17_18 Eval Software 软件下载链接]

(https://download.csdn.net/download/u014586651/77676803)

声明:本文内容由网友自发贡献,不代表【wpsshop博客】立场,版权归原作者所有,本站不承担相应法律责任。如您发现有侵权的内容,请联系我们。转载请注明出处:https://www.wpsshop.cn/w/繁依Fanyi0/article/detail/346736
推荐阅读
相关标签
  

闽ICP备14008679号